1. 首页 >人工智能 > 正文

Synopsys的DesignWare DDR IP用于NVIDIA选择的高性能云计算网络芯片

导读 Synopsys,Inc 宣布,其经过硅验证的 DesignWare DDR5 4 PHY IP 将由NVIDIA网络业务部门Mellanox使用,以解决其InfiniBand网络

Synopsys,Inc. 宣布,其经过硅验证的 DesignWare DDR5 / 4 PHY IP 将由NVIDIA网络业务部门Mellanox使用,以解决其InfiniBand网络芯片中不断发展的内存需求,该芯片针对高端性能计算和人工智能(AI)应用程序。随着NVIDIA加大其在高性能和云计算方面的投入,高质量的DesignWare DDR5 / 4 IP拥有高达80位的数据路径,并且每个通道支持多个DIMM,可以满足基本数据速率和内存容量的要求。DesignWare DDR5 / 4 PHY IP是Synopsys广泛的存储器接口IP产品组合的一部分,该产品组合由用于各种过程的控制器,PHY和验证IP组成,支持所有必需的功能,以帮助Mellanox以较低的风险将IP集成到其ASIC和SoC中。

Synopsys的DesignWare DDR5 / 4 PHY IP 提供了基于固件的培训,可以在不升级硬件的情况下进行现场升级,以帮助客户降低采用新协议的风险。基于固件的培训还促进了复杂培训模式的使用,从而在系统级别实现了最高的保证金和渠道可靠性。为了提高电源效率,Synopsys的DDR5 / 4 PHY IP 提供了几种具有低退出延迟的低功耗状态,以及多个具有动态频率改变功能的预训练状态。

Synopsys IP营销和战略高级副总裁John Koeter表示:“用于数据密集型网络和人工智能应用的高性能ASIC和SoC需要高带宽的片外存储器技术,以有效地降低性能瓶颈 。“ DesignWare DDR5 / 4 PHY IP以最大的数据速率运行,并具有基于固件的培训等独特功能,使像NVIDIA这样的公司能够以较低的风险实施其设计中的最新功能。”

NVIDIA Mellanox业务工程高级副总裁Shlomit Weiss表示:“我们选择Synopsys的DesignWare IP作为我们最新的具有网络内计算功能的InfiniBand解决方案的基础是我们将其高质量IP集成到我们的硅片上的悠久历史 。” “ Synopsys的DDR PHY IP是最好的可用解决方案,可帮助我们克服严格的内存要求,同时为我们提供交付差异化产品所需的质量,容量和性能。”

标签:

免责声明:本文由用户上传,如有侵权请联系删除!